电子开发网

电子开发网电子设计 | 电子开发网Rss 2.0 会员中心 会员注册
搜索: 您现在的位置: 电子开发网 >> 基础入门 >> 数字电子电路
  • 2018/11/24什么是组合逻辑电路?组合逻辑电路的特点和结构框图
  • 一、定义   若一个逻辑电路在任何时刻产生的稳定输出信号仅仅取决于该时刻的输入信号,而与过去的输入信号无关,即与输入信号作用前的电路状态无关,则称该电路为组合逻辑电路。 二、结构框图   组合逻辑电路是 ...[阅读全文]
  • 来源:本站原创作者:佚名点击数:863
  • 2018/11/24同步时序逻辑电路的分析举例
  • 例1 试分析图1所示时序逻辑电路解:分析过程如下:1.写出各逻辑方程式(1)这是一个同步时序电路,各触发器CP 信号的逻辑表达式可以不写。(2)输出方程Z =Q1nQ0n(3)驱动方程J0=1 K0=1 2.将驱动方程代入相应的JK触发器的 ...[阅读全文]
  • 来源:本站原创作者:佚名点击数:2927
  • 2018/11/24组合逻辑电路的险象
  • 一、竞争现象与险象的产生   逻辑电路中各路径上延迟时间的长短与信号经过的门的级数有关,与具体逻辑门的时延大小有关,还与导线的长短有关,因此,输入信号经过不同路径到达输出端的时间有先有后,这种现象称为 ...[阅读全文]
  • 来源:本站原创作者:佚名点击数:1304
  • 2018/11/24数字电路基本概念的理解
  • 1)数字电路中工作的信号是数字信号,这种信号在时间上和数值上都是离散的。在二进制系统中,数码只有1和0两种可能,反映到电路上就是高电平和低电平或开关通断、电流有无等。 而在模拟电路中工作的信号是模拟信号,这种信号在时间上和数值上都是连续变化的。时间上连续是指任意时刻有一个相对的值。数值上连续是指可以是在一定范围内的任意 ...[阅读全文]
  • 来源:本站原创作者:佚名点击数:1195
  • 2018/11/24数字电路尖峰电流的形成和抑制方法
  • 尖峰电流的形成:   数字电路输出高电平时从电源拉出的电流Ioh和低电平输出时灌入的电流Iol的大小一般是不同的,即:Iol>Ioh。以下图的TTL与非门为例说明尖峰电流的形成:      输出电压如右图(a)所示,理论上电源电流 ...[阅读全文]
  • 来源:本站原创作者:佚名点击数:920
  • 2018/11/24数字电路为什么是低电平有效
  • 设计时常常是低电平有效,本文讲解一下内因,大家有兴趣的看看。 事实上,它是由常用的电路结构所决定的,低电平时电路往往有较高电平时更低的环路阻抗,而低阻抗则意味着抗干扰能力更强。结合实际讲一个有用的例子来加深印象: 我们 ...[阅读全文]
  • 来源:本站原创作者:佚名点击数:833
  • 2018/11/14数字电路三态输出逻辑符号
  • 数字电路三态输出功能的逻辑表示符号及功能表如下图所示。图中电路输出端到底处于何种状态,需要一个专门的输入端来控制,该输入端“Dis”称之为“禁止输入端”。[阅读全文]
  • 来源:本站原创作者:佚名点击数:1202
  • 2018/11/14基于NE555和CD4017的二进制转十进制数字电路
  • 该电路主要由两个集成块组成,一个是NE555,产生二进制变化、且频率可调的方波。另一个是CD4017,将二进制转换为十进制的数字译码器,按满十进位的自然法则循环。该电路分为四个部分,即电源电路、振荡电路、译码电路和光源电路。[阅读全文]
  • 来源:本站原创作者:佚名点击数:1449
  • 2018/11/13数字电路 三路抢答器电路
  • 下图是智力竞赛用的三路抢答器电路。裁判按下开关SA4,触发器全部被置零,进入准备状态。这时Q1~Q3均为1,抢答灯不亮;门1和门2输出为0,门3和门4组成的音频振荡器不振荡,扬声器无声。[阅读全文]
  • 来源:本站原创作者:佚名点击数:1899
  • 2018/10/22如何根据真值表反推逻辑表达式
  • 如何根据真值表反推逻辑表达式-一般我们都是采用公式法或者卡诺图的方法。不过用程序自动化来实现,这两种方法都不合适。在计算逻辑代数里面有个叫做Quine-McCluskey(奎因-麦克拉斯基)算法的,用于化简逻辑公式的,并且它还给出了检查布尔函数是否达到了最小化形式的确定性方法。[阅读全文]
  • 来源:本站原创作者:佚名点击数:2020
214 个文章  首页 | 上一页 | 1 2 3 4 5 6 7 8 9 | 下一页 | 尾页  20个文章/页  转到第
最新文章
关于我们 - 联系我们 - 广告服务 - 友情链接 - 网站地图 - 版权声明 - 在线帮助 - 文章列表
返回顶部
刷新页面
下到页底
晶体管查询